Leaker Moore's Law is Dead kontynuował swoje przecieki na temat AMD Zen 6, podając nowe, interesujące informacje na temat części Medusa Ridge do komputerów stacjonarnych. Wcześniej Tom stwierdził, że Zen 6 zwiększy liczbę rdzeni na CCD do 12 i Pamięci podręcznej L3 do 48 MB. Nowy przeciek mówi o prędkościach zegara, węźle procesowym i wskazuje na 128-bitowy kontroler pamięci.
CCD Olympic Ridge (wcześniej znany jako Medusa Ridge) będzie rzekomo produkowany w najnowocześniejszym węźle N2X TSMC. Mówi się, że N2X jest wysokowydajnym wariantem N2P. Mapa drogowa TSMC nie precyzuje, czym różnią się one od siebie, ale potwierdza, że masowa produkcja rozpocznie się w 2026 roku, czyli mniej więcej wtedy, gdy AMD zaprezentuje jednostki SKU Zen 6 dla komputerów stacjonarnych. Z drugiej strony, jego matryca I/O może być wykonana na TSMC N3P lub N6.
Zen 6 zasadniczo reprezentuje przeskok o dwa węzły z TSMC N4 (Zen 5) do N2X. AMD zdecydowało się pójść na całość, po tym jak w przeszłości pozostawało o jeden lub dwa węzły w tyle. Chociaż jest to świetne dla wydajności i podobno skutkuje 10% wzrostem IPC, wafle N2 nie są do końca tanie, a ten dodatkowy koszt prawie na pewno przełoży się na użytkowników końcowych.
Tom twierdzi, że kierownictwo AMD chce pchnąć Zen 6 do upragnionego poziomu 6,0 GHz, co Intel osiągnął już dzięki Raptor Lake. Ponadto Zen 6 będzie miał możliwość układania wielu kafelków 3D V-cache jeden na drugim. Niektóre części klasy serwerowej mogą zadebiutować, ale jest mało prawdopodobne, aby technologia ta trafiła do gamingowych jednostek SKU aż do Zen 7.